RISC

Straipsnis iš Vikipedijos, laisvosios enciklopedijos.
Peršokti į: navigaciją, paiešką

RISC (angl. Reduced Instruction Set Computer) – centrinių procesorių architektūra, pasižyminti paprastesne komandų sistema.

Palyginti su CISC, procesoriaus komandų daug mažiau (yra netgi teorinė RISC realizacija, turinti vieną komandą su vienu operandu), jos paprastesnės, dėl to jas įvykdyti užima mažiau centrinio procesoriaus ciklų. Kadangi nereikia kurti sudėtingo komandų rinkinio, galima tiksliai prognozuoti komandų vykdymo laiką (procesoriaus ciklais), inžinieriams lieka daugiau galimybių optimizuoti procesorius, ypač – konvejerinį komandų vykdymą. RISC komandos paprastai būna vieno ilgio, kiekviena komanda turi tik vieną arba du operandus. RISC procesoriuose naudojama daug bendrosios paskirties registrų, sudarančių registrų langus. Adresacijos galimybės tokiuose procesoriuose paprastai būna smarkiai apribojamos: esant reikalui, tam tikras atminties puslapis perkeliamas į registrų langą arba atvirkščiai, tačiau komandų, tiesiogiai dirbančių su atmintyje esančiais duomenimis, nėra.

Populiariausi RISC procesoriai:

Pastaruoju metu skirtumai tarp CISC ir RISC nyksta: daugelis RISC tipo procesorių įgyja sudėtingas komandas, kartais – netgi steką, tuo tarpu CISC procesoriai vis dažniau realizuojami, kaip RISC branduolį turintys CISC komandų rinkinio interpretatoriai.

Nuorodos[taisyti | redaguoti kodą]